Mensagem do Gate News, 16 de abril — A AnalogBits, subsidiária da casa de design sul-coreana SeemiFive, vai apresentar soluções de propriedade intelectual (IP) de gerenciamento de energia da próxima geração (IP) baseadas no processo avançado N2P (2 nanômetros) da TSMC no Simpósio de Tecnologia TSMC 2026 em 22 de abril, em Santa Clara, Califórnia. O anúncio foi feito em 15 de abril.
As soluções recém-divulgadas incluem um regulador LDO (low-dropout regulator) integrado com detecção de falhas e sensoriamento de queda de tensão, sensores PVT sem pinos e um PLL (phase-locked loop) de baixo consumo, oferecendo monitoramento em tempo real da energia. O sensor PVT sem pinos, estreado pela primeira vez, atinge alta precisão de ±3,5°C, enquanto o PLL de baixo consumo entrega consumo ultrabaixo de 0,5 microwatts por MHz.
Os novos endereços de IP da AnalogBits tratam de desafios técnicos enfrentados por sistemas de IA de vários quilowatts e (HPC) de alto desempenho, que lutam com problemas de densidade de potência, gerenciamento térmico e variabilidade de desempenho. As soluções possibilitam otimização de desempenho-potência-área (PPA) e gerenciamento inteligente de energia no chip em SoCs avançados. A empresa, que já enviou bilhões de núcleos de IP em processos de 0,35 micrômetros a 2 nanômetros, planeja participar de subsequentes simpósios de tecnologia da TSMC em Taiwan, Europa, China e Japão para ampliar o engajamento global com clientes.